Análisis de desempeño de un filtro FIR en RFNoC

Contenido principal del artículo

Grecia Montoya-Zúñiga
Viktor I. Rodríguez Abdalá
Salvador Ibarra-Delgado
Remberto Sandoval-Aréchiga
Jorge Flores-Troncoso

Resumen

La implementación de aceleradores de hardware en ecosistemas de radio definido por software, permiten aumentar la capacidad de procesamiento de muestras por segundo de los sistemas de comunicaciones inalámbricos, herramientas como RFNoC habilita el FPGA para implementar diseños electrónicos en una red distribuida en los dispositivos USRP, de este modo, estos bloques de procesamiento de señales se integran de forma transparente al diagrama de flujo de GNU Radio con la ventaja que implica el procesamiento en hardware. Procesos como el filtrado de señales son bien conocidos por su alta carga computacional, por lo que su implementación en hardware significa una descarga de procesos en la computadora de propósito general así como el aprovechamiento del FPGA es cual es subutilizado en los dispositivos USRP.

Detalles del artículo

Cómo citar
Montoya-Zúñiga, G., Rodríguez Abdalá, V. I., Ibarra-Delgado, S., Sandoval-Aréchiga, R., & Flores-Troncoso, J. (2019). Análisis de desempeño de un filtro FIR en RFNoC. Difu100ci@, Revista De difusión científica, ingeniería Y tecnologías, 13(2), 7-12. Recuperado a partir de http://difu100cia.uaz.edu.mx/index.php/difuciencia/article/view/27
Sección
Artículos

Artículos más leídos del mismo autor/a